Agilent SVM3500 是在模塊化的 U1083A VME/VXS基卡上研制開發(fā)的。該基卡配有一個模擬數(shù)字化儀輸入前端,且包含四個 12-bit 500 MS/sADC和一個時鐘分配電路――MCK。MCK將外部時鐘信號以同相、反相或正交方式分配到整個輸入端,同時引入極低的附加抖動,并實現(xiàn)高達(dá)2GS/s交錯采樣率。當(dāng)進(jìn)行交錯采集時,由FPGA (Xilinx Virtex-5)實現(xiàn)的有限沖激響應(yīng)(FIR)濾波器來完成對頻率相關(guān)的增益和延遲失配誤差的修正。該FPGA還包括一個可從外部訪問的查詢表(LUT),用于校正任何靜態(tài)偏差和增益誤差。由此造就的優(yōu)異模擬性能,包括高達(dá)80 dBc(500 MS/s)和 70 dBc(2 GS/s)的無雜散動態(tài)范圍(SFDR)、80dBc(500 MS/s)和 79 dBc(2 GS/s)的總諧波失真(THD)以及超過 62 dBc的信噪比(SNR),將有效位保持在優(yōu)于10- bit 的水平 (10 MHz - 1 GHz)。
該基卡通過兩個超大型 Xilinx Virtex- 4 FPGAs(一個 SX55 和一個FX100)提供高性能的實時數(shù)據(jù)處理,并支持 VXS 背板上的八個 3.125 Gbps串行鏈路和前面板上的兩個光鏈路(速率高達(dá) 3.125 Gbps),實際總數(shù)據(jù)帶寬可超過 3.5GB/s。全面兼容VME64x 的接口支持 2eSST 協(xié)議。
可選固件開發(fā)包(FDK),可幫助客戶在 SX55 和 FX100 FPGA上開發(fā)應(yīng)用固化軟件(Firmware)。FDK包括一套可與底層硬件輕松進(jìn)行通信的內(nèi)核,即為每一系列產(chǎn)品提供的非常簡單易用的基本設(shè)計,以及為設(shè)計和仿真而搭建的測試環(huán)境(平臺)。
新產(chǎn)品的推出對于那些承擔(dān)著試圖通過技術(shù)的引入和提升來縮小來自新興威脅差距的人們來說,無疑是受益匪淺的。這些技術(shù)涵蓋戰(zhàn)場電子支援(ES),電子攻擊(EA)以及電子對抗(ECM)系統(tǒng),而大多數(shù)的此類系統(tǒng)則是基于無所不在的VME架構(gòu)。利用較低的額外開發(fā)成本實現(xiàn)更長的發(fā)射機(jī)識別(安全)隔離距離(Standoff range),以及在高發(fā)射機(jī)密度的環(huán)境中更精確的測向,并取得更短的防御反應(yīng)時間都是可行的。 目前,無需大規(guī)模額外投資,改善雜波抑制,增加作用距離及提高目標(biāo)鑒別(能力)都是可實現(xiàn)的,因此寬帶雷達(dá)及情報收集系統(tǒng)也有望從中獲益。